1、基本概念
【基本概念】预加重、去加重和均衡
【基本概念】高速电路设计/信号完整性的一些基本概念
【基本概念】串扰和反射能让信号多不完整?
【基本概念】信号抖动的分类与测量
【基本概念】传输线及其特征阻抗
【基本概念】互感--连接器如何引起串扰
【基本概念】阻抗匹配是什么意思?
【基本概念】特征阻抗
【基本概念】特性阻抗到底是什么?
【基本概念】特征阻抗那点事
【基本概念】典型的信号完整性问题
【基本概念】阻抗匹配是什么意思?
【基本概念】为什么有时在PCB走线上串个电阻?有什么用?
【基本概念】传输线的阻抗和传输延时
【基本概念】串扰
【基本概念】连接器如何引起串扰
2、PCB设计相关
【PCB设计相关】高速信号是否需要走圆弧布线
【PCB设计相关】PCB设计总有几个阻抗没法连续的地方,怎么办?
【PCB设计相关】PCB板材参数提取
【PCB设计相关】PCB的阻抗控制
【PCB设计相关】为什么PCB走线中避免出现锐角和直角?
【PCB设计相关】锐角和直角对PCB走线有什么影响?
【PCB设计相关】高速数字电路“接地”要点
【PCB设计相关】高速信号走线规则
【PCB设计相关】高速信号布线的技巧
【PCB设计相关】PCB中的平面跨分割
【PCB设计相关】阻抗控制的走线细节举例
【PCB设计相关】等长绕线的影响——90%工程师没注意
【PCB设计相关】差分线的长度匹配问题
【PCB设计相关】PCB中的平面跨分割
【PCB设计相关】高速PCB设计指南之一
【PCB设计相关】高速PCB设计中的10个信号完整性问题
【PCB设计相关】高速PCB设计中过孔残桩的影响
【PCB设计相关】高速隔直电容应该放在始端还是末端
【PCB设计相关】PCB拐弯的特性,不一定是圆弧走线最好
【PCB设计相关】高速高频PCB设计中过孔残桩的影响
3、PCB生产相关
【PCB生产相关】PCB材料对高速电路的影响
【PCB生产相关】PCB板加工流程中哪些因素会影响到传输线阻抗
4、设计案例
【设计案例】面向的高效静电防护解决方案兼具完美的信号完整性
【设计案例】信号完整性实战:
【设计案例】利用时域和频域巧解信号完整性/电源完整性的问题
【设计案例】扩频时钟(SSC):用好了,是利器;用不好,是问题根源!
5、仿真
【仿真】仿真——你忽略了开发中的这个环节,所以导致你总改板!
【仿真】高速通道建模、仿真及眼图的嵌入和去嵌测试——加速你的设计
【仿真】传输线长度长了一点行不行呢?
【仿真】如何对高频电容进行测量和仿真
6、测试
【测试】高速信号抖动测试解决方案
【测试】示波器的低本底噪声对高速眼图测试的意义
【测试】一个25MHz时钟信号的单调性问题测试分析
【测试】高速信号线跨沟对眼图抖动的影响分析
【测试】眼图详解
【测试】眼图背后的故事【明眸】与【蜂腰】
【测试】S参数测量基础
【测试】从容面对“史密斯圆图”
【硬件的单元测试_1】电源与时钟的测试概述
【硬件的单元测试_2】信号完整性测试概述
【硬件的单元测试_3】及信号完整性测试方法
【硬件的单元测试_4】测试
【硬件的单元测试_5】电源纹波测试
【硬件的单元测试_6】DDR3测试1
7、经验总结
【经验总结】信号完整性100条经验规则
【经验总结】信号完整性工程师必须掌握的9大招
【经验总结】高速信号分析的几个基本问题
【经验总结】高速电路之信号完整性设计checklist
【经验总结】信号完整性不好的原因
【经验总结】信号完整性100条经验规则
【经验总结】关于高速电路中的AC耦合电容
【经验总结】如何建立高速电路仿真和实验室
【经验总结】如何正确选择高速高频常用的连接器?
【经验总结】关于高速电路设计的几个热门观点
【经验总结】如何选择高速连接器
【经验总结】高速PCB设计中隐藏的10个信号完整性问题
硬十宝典内容逐步转移整理到硬十课堂