布线(Layout)是pcb设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速pcb设计中是至关重要的。下面PCB工厂将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。
蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。
那么,蛇形线对信号传输有什么影响呢?走线时要注意些什么呢?其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),如图1-8-21所示。很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。可能会导致传输延时减小,以及由于串扰而大大降低信号的质量,其机理可以参考第三章对共模和差模串扰的分析。
下面是给Layout工程师处理蛇形线时的几点建议:
1.尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通俗的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。
2.减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。
3.带状线(Strip-Line)或者埋式微带线(EmbeddedMicro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。
4.高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。
5.可以经常采用任意角度的蛇形走线,如图1-8-20中的C结构,能有效的减少相互间的耦合。
6.高速pcb设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,所以只作时序匹配之用而无其它目的。
7.有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的蛇形走线。
OPPO取得故障检测方法及装置、设备、存储介质专利,能对测距模组进行故障检测并控制其工作状态
金融界2024年4月11日消息,据国家知识产权局公告,OPPO广东移动通信有限公司取得一项名为“故障检测方法及装置、设备、存储介质“,授权公告号CN112526485B,申请日期为2019年9月。专利摘要显示,本申请实施例公开了故障检测方法及装置、设备、存储介质,其中,所述方法包括:接收开启指令,所...
家庭电路开关用哪种更好?各有什么作用?主开关一定要用漏保吗?
对装修小白来说,水电改造是一门“大学问”,哪怕单纯说家庭电路,院长也能给你说个半天。前些天,院长的朋友跟院长抱怨,她打算重新装修她那套住了将近十年的房子,但在水电改造环节就被难倒了,开关种类不一,参数也有多个,她完全不知道怎么选择,甚至连家庭电路该用什么开关都不清楚。今天院长就给大家详细聊聊关于家庭...
Altium Designer覆铜时一定要用到的覆铜规则
AltiumDesigner中覆铜时如何处理热焊盘和过孔直连什么是热焊盘热焊盘指在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。兼顾电气性能...
小巧体积,大幅提效,八款Qi2 DrMOS全桥功率器件,重塑充电体验
前言DrMOS,全称Driver-MOSFET,是一种由Intel在2004年推出的高效节能技术。它通过将MOSFET和MOS驱动器集成到同一封装中,实现了尺寸和功效的优化。相较于传统的分离式MOSFET,集成后的DrMOS在占用的面积上缩减至原来的四分之一,而功率密度却提升至三倍。结合多相控制器使...